Desarrollo de un downconverter para el laboratorio de comunicaciones digitales
Este artículo presenta la implementación de un prototipo de un Down Converter con fines pedagógicos para practicar el significado de la Envolvente Compleja en el laboratorio de Comunicaciones Digitales, dando al estudiante la oportunidad de interactuar con un hardware reconfigurable de propósito esp...
- Autores:
-
Diaz Bautista, Luis Carlos
Rangel Silva, Mayra Julieth
- Tipo de recurso:
- http://purl.org/coar/version/c_b1a7d7d4d402bcce
- Fecha de publicación:
- 2011
- Institución:
- Universidad Industrial de Santander
- Repositorio:
- Repositorio UIS
- Idioma:
- spa
- OAI Identifier:
- oai:noesis.uis.edu.co:20.500.14071/25540
- Palabra clave:
- Envolvente Compleja
Software Defined Radio (SDR)
DownConverter
FPGA
Xilinx System Generator for DSP.
Complex Envelope
Software Defined Radio (SDR)
DownConverter
FPGA
Xilinx System Generator for DSP.
- Rights
- License
- Attribution-NonCommercial 4.0 International (CC BY-NC 4.0)
id |
UISANTADR2_64e2d685f279f0dec4325b67b0ee0212 |
---|---|
oai_identifier_str |
oai:noesis.uis.edu.co:20.500.14071/25540 |
network_acronym_str |
UISANTADR2 |
network_name_str |
Repositorio UIS |
repository_id_str |
|
dc.title.none.fl_str_mv |
Desarrollo de un downconverter para el laboratorio de comunicaciones digitales |
dc.title.english.none.fl_str_mv |
Downconverter implementation on fpga based on software defined radio concept using xilinx system generator. |
title |
Desarrollo de un downconverter para el laboratorio de comunicaciones digitales |
spellingShingle |
Desarrollo de un downconverter para el laboratorio de comunicaciones digitales Envolvente Compleja Software Defined Radio (SDR) DownConverter FPGA Xilinx System Generator for DSP. Complex Envelope Software Defined Radio (SDR) DownConverter FPGA Xilinx System Generator for DSP. |
title_short |
Desarrollo de un downconverter para el laboratorio de comunicaciones digitales |
title_full |
Desarrollo de un downconverter para el laboratorio de comunicaciones digitales |
title_fullStr |
Desarrollo de un downconverter para el laboratorio de comunicaciones digitales |
title_full_unstemmed |
Desarrollo de un downconverter para el laboratorio de comunicaciones digitales |
title_sort |
Desarrollo de un downconverter para el laboratorio de comunicaciones digitales |
dc.creator.fl_str_mv |
Diaz Bautista, Luis Carlos Rangel Silva, Mayra Julieth |
dc.contributor.advisor.none.fl_str_mv |
Ortega Boada, Homero |
dc.contributor.author.none.fl_str_mv |
Diaz Bautista, Luis Carlos Rangel Silva, Mayra Julieth |
dc.subject.none.fl_str_mv |
Envolvente Compleja Software Defined Radio (SDR) DownConverter FPGA Xilinx System Generator for DSP. |
topic |
Envolvente Compleja Software Defined Radio (SDR) DownConverter FPGA Xilinx System Generator for DSP. Complex Envelope Software Defined Radio (SDR) DownConverter FPGA Xilinx System Generator for DSP. |
dc.subject.keyword.none.fl_str_mv |
Complex Envelope Software Defined Radio (SDR) DownConverter FPGA Xilinx System Generator for DSP. |
description |
Este artículo presenta la implementación de un prototipo de un Down Converter con fines pedagógicos para practicar el significado de la Envolvente Compleja en el laboratorio de Comunicaciones Digitales, dando al estudiante la oportunidad de interactuar con un hardware reconfigurable de propósito específico para el entendimiento de este tema. El desarrollo se hizo bajo el concepto de Software Defined Radio (SDR). Incluye la descripción de las herramientas necesarias para la óptima implementación y visualización de la Envolvente Compleja, su diagrama de constelaciones o diagrama polar usando el ChipScope Pro Analyzer, así como su espectro usando un Guide de Matlab. Este proyecto se implementó en una FPGA de Xilinx, usando la herramienta de programación gráfica Xilinx System Generator for DSP que trabaja en conjunto con Simulink de MatLab, El dispositivo contiene un software implementado en un microcontrolador que permite la interacción con el usuario final y que reconfigura los núcleos del sistema (Filtros, mezcladores, Generadores de Señal, Interface SPI). La metodología empleada pretende mejorar la eficiencia en el aprendizaje del complejo diseño del sistema, brindando a los estudiantes una herramienta de laboratorio no existente que le permite hacer prácticas que antes no eran posibles por la falta del dispositivo. Este trabajo fue realizado en el Grupo de Investigación RadioGis de la Escuela de Ingenierías Eléctrica, Electrónica y Telecomunicaciones de la Universidad Industrial de Santander, con apoyo de la Vicerrectoría de Investigaciones y forma parte de un proyecto mayor para el desarrollo de soluciones de Radio Cognitiva basadas en SDR. |
publishDate |
2011 |
dc.date.available.none.fl_str_mv |
2011 2024-03-03T18:42:52Z |
dc.date.created.none.fl_str_mv |
2011 |
dc.date.issued.none.fl_str_mv |
2011 |
dc.date.accessioned.none.fl_str_mv |
2024-03-03T18:42:52Z |
dc.type.local.none.fl_str_mv |
Tesis/Trabajo de grado - Monografía - Pregrado |
dc.type.hasversion.none.fl_str_mv |
http://purl.org/coar/resource_type/c_7a1f |
dc.type.coar.none.fl_str_mv |
http://purl.org/coar/version/c_b1a7d7d4d402bcce |
format |
http://purl.org/coar/version/c_b1a7d7d4d402bcce |
dc.identifier.uri.none.fl_str_mv |
https://noesis.uis.edu.co/handle/20.500.14071/25540 |
dc.identifier.instname.none.fl_str_mv |
Universidad Industrial de Santander |
dc.identifier.reponame.none.fl_str_mv |
Universidad Industrial de Santander |
dc.identifier.repourl.none.fl_str_mv |
https://noesis.uis.edu.co |
url |
https://noesis.uis.edu.co/handle/20.500.14071/25540 https://noesis.uis.edu.co |
identifier_str_mv |
Universidad Industrial de Santander |
dc.language.iso.none.fl_str_mv |
spa |
language |
spa |
dc.rights.none.fl_str_mv |
http://creativecommons.org/licenses/by/4.0/ |
dc.rights.coar.fl_str_mv |
http://purl.org/coar/access_right/c_abf2 |
dc.rights.license.none.fl_str_mv |
Attribution-NonCommercial 4.0 International (CC BY-NC 4.0) |
dc.rights.uri.none.fl_str_mv |
http://creativecommons.org/licenses/by-nc/4.0 |
dc.rights.creativecommons.none.fl_str_mv |
Atribución-NoComercial-SinDerivadas 4.0 Internacional (CC BY-NC-ND 4.0) |
rights_invalid_str_mv |
Attribution-NonCommercial 4.0 International (CC BY-NC 4.0) http://creativecommons.org/licenses/by/4.0/ http://creativecommons.org/licenses/by-nc/4.0 Atribución-NoComercial-SinDerivadas 4.0 Internacional (CC BY-NC-ND 4.0) http://purl.org/coar/access_right/c_abf2 |
dc.format.mimetype.none.fl_str_mv |
application/pdf |
dc.publisher.none.fl_str_mv |
Universidad Industrial de Santander |
dc.publisher.faculty.none.fl_str_mv |
Facultad de Ingenierías Fisicomecánicas |
dc.publisher.program.none.fl_str_mv |
Ingeniería Electrónica |
dc.publisher.school.none.fl_str_mv |
Escuela de Ingenierías Eléctrica, Electrónica y Telecomunicaciones |
publisher.none.fl_str_mv |
Universidad Industrial de Santander |
institution |
Universidad Industrial de Santander |
bitstream.url.fl_str_mv |
https://noesis.uis.edu.co/bitstreams/366d1676-3806-4131-860e-91838b76ec67/download https://noesis.uis.edu.co/bitstreams/456effbd-23c2-438c-a8e5-b524e7c71220/download https://noesis.uis.edu.co/bitstreams/5a550149-898a-40d1-99e7-80cb1d97eb4c/download |
bitstream.checksum.fl_str_mv |
5b7614733392ee5f22948d95332cf179 aef38bc1083e91763f241ca356861b41 07689ae8dd672691911a34880c1dbfc8 |
bitstream.checksumAlgorithm.fl_str_mv |
MD5 MD5 MD5 |
repository.name.fl_str_mv |
DSpace at UIS |
repository.mail.fl_str_mv |
noesis@uis.edu.co |
_version_ |
1831929716956725248 |
spelling |
Attribution-NonCommercial 4.0 International (CC BY-NC 4.0)http://creativecommons.org/licenses/by/4.0/http://creativecommons.org/licenses/by-nc/4.0Atribución-NoComercial-SinDerivadas 4.0 Internacional (CC BY-NC-ND 4.0)http://purl.org/coar/access_right/c_abf2Ortega Boada, HomeroDiaz Bautista, Luis CarlosRangel Silva, Mayra Julieth2024-03-03T18:42:52Z20112024-03-03T18:42:52Z20112011https://noesis.uis.edu.co/handle/20.500.14071/25540Universidad Industrial de SantanderUniversidad Industrial de Santanderhttps://noesis.uis.edu.coEste artículo presenta la implementación de un prototipo de un Down Converter con fines pedagógicos para practicar el significado de la Envolvente Compleja en el laboratorio de Comunicaciones Digitales, dando al estudiante la oportunidad de interactuar con un hardware reconfigurable de propósito específico para el entendimiento de este tema. El desarrollo se hizo bajo el concepto de Software Defined Radio (SDR). Incluye la descripción de las herramientas necesarias para la óptima implementación y visualización de la Envolvente Compleja, su diagrama de constelaciones o diagrama polar usando el ChipScope Pro Analyzer, así como su espectro usando un Guide de Matlab. Este proyecto se implementó en una FPGA de Xilinx, usando la herramienta de programación gráfica Xilinx System Generator for DSP que trabaja en conjunto con Simulink de MatLab, El dispositivo contiene un software implementado en un microcontrolador que permite la interacción con el usuario final y que reconfigura los núcleos del sistema (Filtros, mezcladores, Generadores de Señal, Interface SPI). La metodología empleada pretende mejorar la eficiencia en el aprendizaje del complejo diseño del sistema, brindando a los estudiantes una herramienta de laboratorio no existente que le permite hacer prácticas que antes no eran posibles por la falta del dispositivo. Este trabajo fue realizado en el Grupo de Investigación RadioGis de la Escuela de Ingenierías Eléctrica, Electrónica y Telecomunicaciones de la Universidad Industrial de Santander, con apoyo de la Vicerrectoría de Investigaciones y forma parte de un proyecto mayor para el desarrollo de soluciones de Radio Cognitiva basadas en SDR.PregradoIngeniero ElectrónicoThis paper presents a Down Converter prototype Implementation for educational purposes to practice the meaning of the Complex Envelope on Digital Communications’ Laboratory that gives the students the opportunity to interact with an specific purpose, reconfigurable hardware that allows them to understand this topic. The development was made under the concept of Software Defined Radio (SDR). It includes the tools needed for optimal implementation and visualization of the Complex Envelope, its constellation diagram or polar diagram using Chip Scope Pro Analyzer and its spectrum in a Matlab GUI. This project was implemented on a Xilinx FPGA, using the graphical programming tool Xilinx System Generator who works with Simulink from Matlab. The device has software mounted on a microcontroller that allows interaction with final user and reconfigures all system cores (Filters, mixers, Signals Generators and SPI interface).The methodology used aims to improve the efficiency in learning the use of the complex design system, bringing the students a unique in its class laboratory equipment that allows to make practices that weren’t possible before because this equipment didn’t exist. This work was done in RadioGis Group, School of Electrical, Electronics and Telecommunications of the Universidad Industrial de Santander, with the support of the Research Office and it is part of a larger project to develop Cognitive Radio solutions based on SDR.application/pdfspaUniversidad Industrial de SantanderFacultad de Ingenierías FisicomecánicasIngeniería ElectrónicaEscuela de Ingenierías Eléctrica, Electrónica y TelecomunicacionesEnvolvente ComplejaSoftware Defined Radio (SDR)DownConverterFPGAXilinx System Generator for DSP.Complex EnvelopeSoftware Defined Radio (SDR)DownConverterFPGAXilinx System Generator for DSP.Desarrollo de un downconverter para el laboratorio de comunicaciones digitalesDownconverter implementation on fpga based on software defined radio concept using xilinx system generator.Tesis/Trabajo de grado - Monografía - Pregradohttp://purl.org/coar/resource_type/c_7a1fhttp://purl.org/coar/version/c_b1a7d7d4d402bcceORIGINALCarta de autorización.pdfapplication/pdf277210https://noesis.uis.edu.co/bitstreams/366d1676-3806-4131-860e-91838b76ec67/download5b7614733392ee5f22948d95332cf179MD51Documento.pdfapplication/pdf1954675https://noesis.uis.edu.co/bitstreams/456effbd-23c2-438c-a8e5-b524e7c71220/downloadaef38bc1083e91763f241ca356861b41MD52Nota de proyecto.pdfapplication/pdf585961https://noesis.uis.edu.co/bitstreams/5a550149-898a-40d1-99e7-80cb1d97eb4c/download07689ae8dd672691911a34880c1dbfc8MD5320.500.14071/25540oai:noesis.uis.edu.co:20.500.14071/255402024-03-03 13:42:52.372http://creativecommons.org/licenses/by-nc/4.0http://creativecommons.org/licenses/by/4.0/open.accesshttps://noesis.uis.edu.coDSpace at UISnoesis@uis.edu.co |