Arquitectura de decodificador de video orientada al bajo consumo para acompañantes móviles digitales

RESUMEN: Este artículo, expone la implementación de un sistema de decompresión de video digital orientado al bajo consumo consumo de potencia para dispositivos móviles, el cual cumple con el perfil simple del estándar H.263 y ha sido sintetizado en un dispositivo lógico programable (FPGA). Se implem...

Full description

Autores:
Montoya Lince, Adrián
Rivera Vélez, Fredy Alexander
Tipo de recurso:
Article of investigation
Fecha de publicación:
2009
Institución:
Universidad de Antioquia
Repositorio:
Repositorio UdeA
Idioma:
spa
OAI Identifier:
oai:bibliotecadigital.udea.edu.co:10495/36933
Acceso en línea:
https://hdl.handle.net/10495/36933
https://revistas.utp.edu.co/index.php/revistaciencia/about
Palabra clave:
Compresión de datos (Computadores)
Data compression (computer science)
Video digital
Digital video
Teléfono celular
Cellular radio
decodificador
decompresión
H.263/MPEG4
Multiplicador serial-paralelo
transformadas DCT
Rights
openAccess
License
http://creativecommons.org/licenses/by-nc-nd/2.5/co/
Description
Summary:RESUMEN: Este artículo, expone la implementación de un sistema de decompresión de video digital orientado al bajo consumo consumo de potencia para dispositivos móviles, el cual cumple con el perfil simple del estándar H.263 y ha sido sintetizado en un dispositivo lógico programable (FPGA). Se implementan cuatro diferentes tipos de arquitecturas del módulo 2D-IDCT para lograr una reducción del consumo de potencia dinámica en el decodificador. Las técnicas de bajo consumo usadas consisten en la reducción de tamaño de bits en las MAC (multiplicadores de baja precisión), omisión de bloques nulos y la reducción de conmutación en memoria, con las cuales se logra reducciones hasta del 70% en el consumo de la 2D-IDCT y de hasta un 74% en el decodificador de video H.263.